电子技术基础数字部分习题全解.pdf

电子技术基础数字部分习题全解.pdf
 

书籍描述

编辑推荐
《电子技术基础数字部分(第5版)习题全解》:普通高等教育“十五”国家级规划基础配套参考书

目录
1 数字逻辑概论
1.1 数字电路与数字信号
1.2 数制
1.3 二进制数的算术运算
1.4 二进制代码
1.5 逻辑函数及其表示方法
2 逻辑代数与硬件描述语言基础
2.1 逻辑代数
2.2 逻辑函数的卡诺图化简法
3 逻辑门电路
3.1 MOS逻辑门电路
3.2 TTL逻辑门电路
3.3 射极耦合逻辑门电路
3.4 砷化镓逻辑门电路
3.5 逻辑描述中的几个问题
3.6 逻辑门电路使用中的几个实际问题
4 组合逻辑电路
4.1 组合逻辑电路的分析
4.2 组合逻辑电路的设计
4.3 组合逻辑电路中的竞争冒险
4.4 若干典型的组合逻辑集成电路
4.5 组合可编程逻辑器件
5 锁存器和触发器
5.2 锁存器
5.3 触发器的电路结构和工作原理
5.4 触发器的逻辑功能
6 时序逻辑电路
6.1 时序逻辑电路的基本概念
6.2 同步时序逻辑电路的分析
6.3 同步时序逻辑电路的设计
6.4 异步时序逻辑电路的分析
6.5 若干典型的时序逻辑集成电路
6.6 时序可编程逻辑器件
7 存储器、复杂可编程器件和现场可编程门阵列
7.1 只读存储器
7.2 随机存取存储器
7.3 复杂可编程逻辑器件
7.4 现场可编程门阵列
8 脉冲波形的变换与产生
8.1 单稳态触发器
8.2 施密特触发器
8.3 多谐振荡器
8.4 555定时器及其应用
9 数模与模数转换器
9.1 D/A转换器
9.2 A/D转换器
10 数字系统设计基础
10.2 算法状态机
10.3 寄存器传输语言
10.4 用可编程逻辑器件实现数字系统
11 Verilog HDL题解
2.3 硬件描述语言Verilog HDL基础
3.7 用Verilog HDL描述逻辑门电路
4.6 用Verilog HDL描述组合逻辑电路
5.5 用Verilog HDL描述锁存器和触发器
6.6 用Verilog HDL描述时序逻辑电路
7.5 用EDA技术和可编程器件的设计例题

文摘
版权页:

电子技术基础数字部分习题全解

插图:

电子技术基础数字部分习题全解

10.4.3设计一个体育比赛中常用的数字跑表。它是通过两个按键来控制计时开始和停止,一个是清零控制按键Reset(简称R键),另一个是Start/Stop控制按键(简称s键),其工作过程如下:
开始时R键使跑表为零初始状态。在R键无效的时候,按一下s键则计时器开始计时,在此计时状态下,按一下s键暂停计时,再按一下s键则继续计时,并且这一过程可由S键控制重复进行。如果在暂停状态按一下R键,跑表被清零。
如果在计时状态下,按一下R键则暂停计时,再按一下R键则继续计时,并且这一过程也可由R键控制重复进行。当按R键使计时暂停时,再按s键不起作用。
要求跑表的计时范围为0.01 s-59 min59.99 s,计时精度为10 ms;跑表的输出能够直接驱动共阳极7段数码管显示。输入信号的频率为100 Hz。
(1)画出跑表的结构框图。
(2)画出控制单元的ASM图及状态图。
(3)用Verilog HDL描述跑表的功能。
解:(1)将系统划分为控制单元和处理单元,如图题解10.4.3(a)所示,处理单元由计数模块和译码器组成。控制单元通过两个输入控制按键的状态,产生相应的控制信号,以控制处理模块的工作状态。计数器模块由6个计数器组成,用来实现59 min59.99 s的计数功能。译码器的功能是将6个计数器所输出的4位:BCD码转换为7段数码管的驱动信号。

内容简介
《电子技术基础数字部分(第5版)习题全解》是为配合华中科技大学电子技术课程组编、康华光任主编、邹寿彬和秦臻任副主编的《电子技术基础数字部分》(第五版)教材而编的习题全解。内容包括《电子技术基础数字部分》(第五版)各章习题解答。
《电子技术基础数字部分(第5版)习题全解》使用对象主要是电气信息类(包括原电子、电气、自控等类)教师,希望它的出版有助于电子技术基础授课教师进行教学、开展教学研究及提高教学质量。《电子技术基础数字部分(第5版)习题全解》也可供有关工程技术人员及各类自学人员参考。

购买书籍

当当网购书 京东购书 卓越购书

PDF电子书下载地址

相关书籍

搜索更多